基于OrCAD/PSpice的晶體振蕩電路設(shè)計仿真
3 改進型石英晶體振蕩電路
為增加石英晶體振蕩電路的實用性,外接一可調(diào)小電容Cs作為微調(diào)電容,用于校正振蕩頻率,Cs應(yīng)比Cq大。接入Cs得到新的串聯(lián)諧振頻率:
串入Cs后并不影響并聯(lián)諧振頻率,當Cs→0時,fs’=fp;當Cs→∞時,fs’=fs;實際使用中用Cs作為微調(diào)電容,可使fs’在fs和fp之間的一個小范圍內(nèi)調(diào)整。在仿真調(diào)試中發(fā)現(xiàn)C5=8 pF時可輸出良好的波形,電路和波形如圖6所示。本文引用地址:http://www.biyoush.com/article/185632.htm
由圖7分析可知:振蕩波形很穩(wěn)定,振蕩周期為T=1.633 425-1.633 325=0.000 1 ms,f0=1/T≈10 MHz,與無Cs基本一致。
4 結(jié)語
本文在電容三點式振蕩電路基礎(chǔ)上設(shè)計并改進了石英晶體振蕩電路;通過OrCAD/Pspice仿真分析,以圖像可視化方式顯示了電路起振過程及輸出波形,并通過仿真驗證,電路輸出波形好,諧波分量小?;?a class="contentlabel" href="http://www.biyoush.com/news/listbylabel/label/PSpice">PSpice電路仿真設(shè)計快捷、直觀,避免了傳統(tǒng)設(shè)計方法為確定元件參數(shù)進行的復(fù)雜運算。
評論