在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > Blackfin處理器低功耗設(shè)計(jì)

            Blackfin處理器低功耗設(shè)計(jì)

            作者: 時(shí)間:2010-09-09 來源:網(wǎng)絡(luò) 收藏

            6c.jpg


            需要注意的是VCO最小輸出時(shí)鐘頻率為50 MHz,最大輸出頻率為內(nèi)核時(shí)鐘CCLK頻率的最大值。對BF533,CCLK最大值為600 MHz,而BF532/531的CCLK最大值為400 MHz。所以VCO輸出頻率不應(yīng)超出范圍50MHz~CCLK。
            通過設(shè)置PLL分頻寄存器PLL_DIV中的CSEL(PLL_DIV的4~5位)確定CCLK,設(shè)置SSEL(PLL_DIV的0~3位)確定SCLK,具體對應(yīng)關(guān)系如表3所示。

            6d.jpg


            由于SCLK頻率不能高于CCLK的頻率,所以在對SSEL參數(shù)設(shè)置時(shí),需要確定當(dāng)前CCLK的頻率。
            假設(shè)外部時(shí)鐘輸入CLKIN=27 MHz,將CCLK設(shè)置為594 MHz(27×22),SCLK設(shè)置為118.8 MHz(594/5),程序代碼如下
            6i.jpg



            關(guān)鍵詞: DSP Blackfin 低功耗

            評(píng)論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉