在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統 > 設計應用 > FPGA與單片機實現數據RS232串口通信的設計

            FPGA與單片機實現數據RS232串口通信的設計

            作者: 時間:2010-08-31 來源:網絡 收藏

            摘要:本文針對由構成的高速數據采集系統數據處理能力弱的問題,提出實現數據串行通信的解決方案。在通信過程中完全遵守RS232協議,具有較強的通用性和推廣價值。
            1 前言
            現場可編程邏輯器件()在高速采集系統中的應用越來越廣,由于FPGA對采集到的數據的處理能力比較差,故需要將其采集到的數據送到其他CPU系統來實現數據的處理功能,這就使FPGA系統與其他CPU系統之間的數據通信提到日程上,得到人們的急切關注。本文介紹利用VHDL語言實現 FPGA與的串口異步通信電路。
            整個設計采用模塊化的設計思想,可分為四個模塊:FPGA數據發(fā)送模塊,FPGA波特率發(fā)生控制模塊,FPGA總體接口模塊以及數據接收模塊。本文著重對FPGA數據發(fā)送模塊實現進行說明。
            2 FPGA數據發(fā)送模塊的設計
            根據RS232 異步串行通信來的幀格式,在FPGA發(fā)送模塊中采用的每一幀格式為:1位開始位 8位數據位 1位奇校驗位 1位停止位,波特率為2400。本系統設計的是將一個16位的數據封裝成高位幀和低位幀兩個幀進行發(fā)送,先發(fā)送低位幀,再發(fā)送高位幀,在傳輸數據時,加上文件頭和數據長度,文件頭用555555來表示,只有單片機收到555555時,才將下面?zhèn)鬏數臄祿L度和數據位進行接收,并進行奇校驗位的檢驗,正確就對收到的數據進行存儲處理功能,數據長度可以根據需要任意改變。由設置的波特率可以算出分頻系數,具體算法為分頻系數X=CLK/(BOUND*2)??捎纱耸剿愠鏊璧娜我獠ㄌ芈?。下面是實現上述功能的VHDL源程序。
            Library ieee;
            use ieee.std_logic_1164.all;
            use ieee.std_logic_arith.all;
            use ieee.std_logic_unsigned.all;
            entity atel2_bin is
            port( txclk: in std_logic; --2400Hz的波特率時鐘
            reset: in std_logic; --復位信號
            din: in std_logic_vector(15 downto 0); --發(fā)送的數據
            start: in std_logic; --允許傳輸信號
            sout: out std_logic --串行輸出端口
            );
            end atel2_bin;
            architecture behav of atel2_bin is
            signal thr,len: std_logic_vector(15 downto 0);
            signal txcnt_r: std_logic_vector(2 downto 0);
            signal sout1: std_logic;
            signal cou: integer:=0;
            signal oddb:std_logic;
            type s is(start1,start2,shift1,shift2,odd1,odd2,stop1,stop2);
            signal state:s:=start1;
            begin
            process(txclk)
            begin
            if rising_edge(txclk) then
            if cou3 then thr=0000000001010101; --發(fā)送的文件頭
            elsif cou=3 then
            thr=0000000000000010; --發(fā)送的文件長度
            elsif (cou>3 and state=stop2) then thr=din;--發(fā)送的數據
            end if;
            end if;
            end process;
            process(reset,txclk)
            variable tsr,tsr1,oddb1,oddb2: std_logic_vector(7 downto 0);


            上一頁 1 2 3 下一頁

            關鍵詞: EDA FPGA 單片機

            評論


            相關推薦

            技術專區(qū)

            關閉