在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 非同于MCU的獨(dú)立按鍵消抖動(dòng)

            非同于MCU的獨(dú)立按鍵消抖動(dòng)

            作者: 時(shí)間:2012-03-08 來源:網(wǎng)絡(luò) 收藏

            reg key_flag_r;

            reg [KEY_WIDTH-1:0] key_data_r;

            always@(posedge clk or negedge rst_n)

            begin

            if(!rst_n)

            begin

            key_flag_r = 1'b0;

            key_value = {KEY_WIDTH{1'b0}};

            end

            else if(cnt == 20'd249999) //Delay_5ms

            begin

            case(state)

            0:

            begin

            if(key_data != {KEY_WIDTH{1'b1}})

            state = 1;

            else

            state = 0;

            end

            1:

            begin

            if(key_data != {KEY_WIDTH{1'b1}})

            state = 2;

            else

            state = 0;

            end

            2:

            begin

            key_flag_r = 1'b1;

            key_value = key_data; //lock the key_value

            state = 3;

            end

            3:

            begin

            key_flag_r = 1'b0; //read the key_value

            if(key_data == {KEY_WIDTH{1'b1}})

            state = 4;

            else

            state = 3;

            end

            4:

            begin

            if(key_data == {KEY_WIDTH{1'b1}})

            state = 0;

            else

            state = 4;

            end

            endcase

            end

            end

            //---------------------------------------

            //Capture the falling endge of the key_flag

            reg key_flag_r0,key_flag_r1;

            always@(posedge clk or negedge rst_n)

            begin

            if(!rst_n)

            begin

            key_flag_r0 = 0;

            key_flag_r1 = 0;

            end

            else

            begin

            key_flag_r0 = key_flag_r;

            key_flag_r1 = key_flag_r0;

            end

            end

            assign key_flag = key_flag_r1 ~key_flag_r0;

            endmodule

            信號(hào)線說明如下:

            clk

            系統(tǒng)最高時(shí)鐘

            rst_n

            系統(tǒng)復(fù)位信號(hào)

            Key_data

            信號(hào)(可根據(jù)需要配置為n位)

            Key_flag

            確認(rèn)信號(hào)

            Key_vaule

            返回值

            雷同上述按鍵消的狀態(tài),此模塊可以模擬成一下5個(gè)狀態(tài),見state machine:

            (2)循環(huán)n次計(jì)數(shù)消

            同樣,此模塊也是Bingo無數(shù)次修改測試最后成型的代碼,利用了更少的資源,更適用于并行高速FPGA的性能要求。具體代碼實(shí)現(xiàn)過程請(qǐng)有需要的自行分析,本模塊通過相關(guān)時(shí)鐘的適配,n次計(jì)數(shù)來確認(rèn)按鍵信號(hào),Verilog代碼如下所示:

            /*************************************************

            * Module Name : key_scan.v

            * Engineer : Crazy Bingo

            * Target Device : EP2C8Q208C8

            * Tool versions : Quartus II 11.0

            * Create Date : 2011-6-25

            * Revision : v1.0

            * Description :

            **************************************************/



            評(píng)論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉