在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 光電顯示 > 設(shè)計應用 > 光柵四倍頻細分電路模塊的分析與設(shè)計

            光柵四倍頻細分電路模塊的分析與設(shè)計

            作者: 時間:2012-03-21 來源:網(wǎng)絡 收藏

            4 四倍頻的仿真

            根據(jù)圖2所示的狀態(tài)轉(zhuǎn)換圖,利用硬件描述語言Verilog HDL描述該功能,編程思想為將A,B某一時刻的信號值的狀態(tài)合并為狀態(tài)的判斷標志state,并放入寄存器prestate.當A,B任一狀態(tài)發(fā)生變化時,state值即發(fā)生改變,將此時的state值與上一時刻的prestate進行比較,則能根據(jù)A,B兩個脈沖的狀態(tài)相對變化確定計數(shù)值db的加減,得出計數(shù)器輸出值的加減標志.

            仿真結(jié)果如圖6所示.當信號A上跳沿超前于B時,計數(shù)值db進行正向計數(shù);當A上跳沿滯后于B時,計數(shù)值db進行反向計數(shù).即db將、辨向、計數(shù)集于一身,較好地實現(xiàn)了功能.

            比較圖3和圖5可以看出,用FPGA信號處理,過程和結(jié)構(gòu)更加簡潔.另外,在應用中需注意FPGA時鐘周期應小于信號脈沖的1/4.

            5 結(jié)論

            ①新型方法結(jié)構(gòu)簡單,集成度高,比傳統(tǒng)設(shè)計方法所用器件數(shù)大大減少.

            ②集成化設(shè)計使系統(tǒng)功耗降低,抗干擾性增強.

            ③用Verilog HDL設(shè)計電路,改變電路結(jié)構(gòu)只需修改程序即可,且系統(tǒng)維護和升級的便捷性提高.

            DIY機械鍵盤相關(guān)社區(qū):機械鍵盤DIY


            模擬信號相關(guān)文章:什么是模擬信號



            上一頁 1 2 下一頁

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉