在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 消費電子 > 設(shè)計應(yīng)用 > 基于Fution模數(shù)混合FPGA芯片的心電儀片上系統(tǒng)開發(fā)

            基于Fution模數(shù)混合FPGA芯片的心電儀片上系統(tǒng)開發(fā)

            作者: 時間:2010-06-17 來源:網(wǎng)絡(luò) 收藏
            監(jiān)護儀器的研制起源于國外,目前由于我國醫(yī)院用的監(jiān)護儀體積大、價格昂貴、維護費用高,使用起來極其不便,因此儀器無法滿足家庭與鄉(xiāng)鎮(zhèn)醫(yī)院的使用要求。針對這種狀況,一種小型、價格低廉、便于維護的多功能監(jiān)護儀具有相當(dāng)?shù)氖袌龈偁幜1]。
            系列的是世界上首個Flash構(gòu)架的,即在數(shù)字的基礎(chǔ)上加入了模擬電路部分,解決了傳統(tǒng)模擬電路和FPGA分離給設(shè)計帶來的諸多問題,降低了PCB板的制作難度,縮小了產(chǎn)品的體積。FPGA的可編程性使得易于升級。同時在數(shù)字中引入模擬電路,簡化了電路設(shè)計。
            1 FPGA介紹
            FPGA的主要特點主要體現(xiàn)在:
            (1)單:無需配置
            (2)高安全性:晶體管受7層金屬保護,具有AES和Flash Lock加密技術(shù);
            (3)高可靠性:對高能量粒子轟擊具有免疫作用,具有很強的固件錯誤免疫功能;
            (4)上電即行:上電時間非常短,一般只有幾十個微秒左右;
            (5)低功耗:無論是動態(tài)功耗還是靜功耗都低于競爭對手,IGLOO最低可達5 ?滋W;
            (6)低系統(tǒng)成本:無需配置,小功率電源芯片,無需加密芯片,PCB面積更小。
            Fusion系列FPGA內(nèi)部框架如圖1所示。

            本文引用地址:http://www.biyoush.com/article/166690.htm

            2 片上系統(tǒng)的實現(xiàn)原理
            具體片上系統(tǒng)框圖如圖2所示。經(jīng)過心電信號采集傳感器采集的心電信號接入12位ADC,ADC將心電模擬信號轉(zhuǎn)換成被BUF鎖存,然后送給Core8051供其采集處理。Core8051中設(shè)計算法,將ADC傳來的數(shù)據(jù)轉(zhuǎn)換成VGA可以顯示的數(shù)據(jù),然后送給VGA驅(qū)動模塊。

            2.1 ADC模塊設(shè)計
            Fution FPGA內(nèi)含采樣精度和轉(zhuǎn)換時間可以靈活配置的AD轉(zhuǎn)換器,為靈活的AD轉(zhuǎn)換方案提供了可能性。作為一種逐次逼近型ADC,這種轉(zhuǎn)換器具有高達600 Ks/s采樣率,器件內(nèi)部具有2.56 V的參考源,誤差在12位模式下為±6 LSB,具有自動校準功能。
            利用FPGA內(nèi)部邏輯單元對ADC進行配置:設(shè)置ADC精度為12位,參考電壓采用幅值為2.56 V精度為1%片內(nèi)電壓源供電,同時FPGA內(nèi)部的ADC具有Prescaler(預(yù)處理器),所以可以靈活地設(shè)置采樣電壓的范圍,更進一步保證了AD轉(zhuǎn)換的精確度。ADC初始化工作過程如下:
            (1)等待ADCRESET管腳釋放無效;
            (2)ADCRESET管腳釋放無效后,ADC上電自校準;
            (3)上電校準后(CALIBRATE=1),對ACM 進行配置;
            (4)配置完成后,通過ADC_START來使ADC工作。
            FPGA內(nèi)部邏輯單元進行ADC的配置和初始化工作,從而控制ADC采樣,具體過程如圖3所示。


            上一頁 1 2 3 下一頁

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉