在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            關 閉

            新聞中心

            EEPW首頁 > 工控自動化 > 設計應用 > PAD在接收機動態(tài)可重構結構中的應用設計

            PAD在接收機動態(tài)可重構結構中的應用設計

            作者: 時間:2011-01-13 來源:網絡 收藏

              PSoC器件集成了通過一個片上微控制器進行控制的可配置模擬和數(shù)字電路,提供更強大的修改功能,并進一步減少元件數(shù)量。PSoC器件包括最大32Kb的閃存、2Kb的SRAM、一個帶有32位累加器的8x8乘法器、電源和睡眠監(jiān)控電路,以及硬件I2C通信[2]。

              所有的PSoC器件都是可重配置的,使得人員能夠隨意在運行過程中改變內部資源形式,使用較少的元件完成既定任務。易用的開發(fā)工具讓人員能夠選擇可配制程序庫元素來提供模擬功能(如放大器、ADC、DAC、濾波器和比較器),以及數(shù)字功能(如定時器、計數(shù)器、PWM、SPI和UART)。PSoC系列器件的模擬性能包括軌至軌輸入、可編程增益放大器和分辨率高達14位的ADC,以及超低的噪聲、輸入漏電流和電壓偏移。

              單個PSoC器件可集成多達100個外圍部件,在提高系統(tǒng)質量的同時,節(jié)省客戶的設計時間,縮減板級空間和功耗,并使系統(tǒng)成本降低。

              設計

              基于以上分析的結果,結合前端硬件電路,為實現(xiàn)一定的認知無線電功能,特設計(見圖5)。

            接收機結構

            圖5 

              前端低噪聲放大器選用的是ADA4857-1,這是一個超低損耗、低功率、高速運算放大器,在SOIC下的3dB帶寬可以達到750MHz,其開環(huán)增益為57dB,基本滿足此接收機對前端低噪聲放大器的要求。在搭建電路時尤其要注意電源旁路、寄生電容和外圍器件的選擇對充分發(fā)揮放大器性能的影響[3]。

              DDS(直接頻率合成器)選用的是1GSPS的AD9858,其使用先進的DDS技術和一個內置的高速、高性能D/A轉換器組成數(shù)字可編程、完全高頻率的合成器,可以產生一個高達400MHz的模擬輸出正弦波,完全滿足接收機對本振的要求。

              混頻器、帶通濾波器、放大器和抗混疊濾波器都可以由Cypress的PSOC器件cy8c23x33來統(tǒng)一實現(xiàn)。PSOC模擬系統(tǒng)包括一個8位SAR ADC和4個可配置模塊,每個模擬模塊由一個運算放大器電路組成,允許模擬復信號流的建立。同時,模擬外圍部件非常容易被定制從而滿足特殊場合的需求。PSOC可以分別實現(xiàn)一個可編程帶通濾波器和一個低通濾波器以替代接收機前端需要的帶通濾波器和抗混疊濾波器,實現(xiàn)一個可選增益高達93dB的儀表放大器以替代中頻放大器,一個乘加累積器提供了一個快速8位乘法器以替代混頻器,以上可編程模擬器件均能基本滿足接收機前端性能要求。我們使用PSOC設計器進行PSOC的工作配置,寫入使用PSOC的程序并調試。拿放大器來舉例,首先在設計器中找到這個模塊并新建一個電路,搭好外圍電路元件,按照建立時間、轉換速率和增益帶寬等幾個參數(shù)設定好初始值,產生應用程序代碼,然后寫入主程序和子系統(tǒng)的任何子程序,如果所有程序正確,接著將產生一個HEX文件,最后由PSOC設計器中的調試器執(zhí)行,它下載HEX文件到在電路模擬器(ICE)中,至此一個可編程放大器設置完畢,可以投入使用。

              可編程ADC本來可以由Cypress PSOC來實現(xiàn),但PSOC實現(xiàn)的ADC采樣速率最多只有375 Ksps,無法滿足認知無線電接收機前端的帶寬要求,因此可以考慮使用SIDSA公司的FIPSOC器件,同時后端基帶數(shù)字處理任務也可交由FIPSOC中的8051核和FPGA兼而實現(xiàn)。利用運行于WINDOW環(huán)境下的集成化開發(fā)工具,進行ADC的設計和編程,結合上面介紹的一部分內容,具體到ADC設計時還需要首先設置外部輸入/輸出引腳、內部輸入/輸出引腳和內部信號的初始化數(shù)值,然后再對mP控制寄存器和靜態(tài)RAM進行配置,以達到所需要的性能要求。數(shù)字宏單元(DMC)是FPGA的可編程數(shù)字單元,它是基于查找表結構的可編程單元,具有組合邏輯和時序邏輯資源,而組合部分和時序部分之間則由布線資源加以連接。利用重配置模式可對多個DMC單元進行設置,可以改變硬件電路,進而在一定程度上可對前端的可編程模擬器件進行實時更新配置,這一技術目前正在探索研究中[4]。

              以上只是各個模塊的分開設計,但是設計好整個接收機系統(tǒng),還需要對各個模塊之間的連線以及參考時鐘等許多方面給以足夠的重視。各個模塊都有屬于自己的輸入/輸出端口,為達到預定的系統(tǒng)性能要求,必須嚴格對照技術手冊和自己的預先布線安排接好各輸入/輸出端口。至于時鐘,避免采用時鐘抖動大的門電路是電路設計中需要嚴格遵守的準則之一,在此基礎上才能最大限度地發(fā)揮器件的性能;除此,拿FIPSOC來說,除某些條件下,8051時鐘和其送至DMC的副本時鐘的相對相位會交換外,時鐘停止不影響時鐘同步;每次不同時鐘重新配置后,必須重新同步。

              結語

              目前,已經在理論上證明了以上接收機結構設計的可行性,下一步將逐步搭建出具體的硬件平臺并測試驗證。除了可編程模擬器件外,新興的可進化硬件(Evolvable HardWare,EHW)研究領域以硬件在線自適應為目標,也將可編程模擬器件作為實現(xiàn)模擬電路自動設計和在線自適應的重要評估手段和實現(xiàn)載體??梢灶A期,隨著模擬可編程技術的不斷進步和器件品種的逐步豐富,可編程模擬器件將會成為實現(xiàn)模擬電路的首選器件和最佳選擇。


            上一頁 1 2 3 下一頁

            評論


            相關推薦

            技術專區(qū)

            關閉