在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            關(guān) 閉

            新聞中心

            EEPW首頁 > 工控自動化 > 設(shè)計應用 > EPA現(xiàn)場控制器的設(shè)計方案

            EPA現(xiàn)場控制器的設(shè)計方案

            作者: 時間:2011-05-20 來源:網(wǎng)絡 收藏
            基于SOPC技術(shù)的CPU核心處理模塊

            本文引用地址:http://www.biyoush.com/article/162072.htm

              整個的實現(xiàn)是以接入實時工業(yè)以太網(wǎng)絡為目的,在芯片內(nèi)部實現(xiàn)部分協(xié)議,同時實現(xiàn)對工業(yè)以太網(wǎng)上的其他設(shè)備的監(jiān)控、顯示及數(shù)據(jù)分析。中采用Altera公司的新一代低成本的FPGA芯片EP1C12Q240C8芯片,該芯片包含有12060LE(邏輯單元),可根據(jù)實際需要,配置其NIOSⅡCPU軟核、與CPU相連的片內(nèi)外設(shè)和存儲器以及與片外存儲器和片外設(shè)備相連的接口等。其芯片系統(tǒng)結(jié)構(gòu)框圖如圖2所示。

              

            芯片系統(tǒng)結(jié)構(gòu)框圖

              圖2 芯片系統(tǒng)結(jié)構(gòu)框圖

              整個CPU處理器的硬軟件均在Quartus II 5.1版本上實現(xiàn)。NIOSⅡ處理器核是Altera公司的第二代用戶可配置的通用32位RISC軟核微處理器,是Altera公司特有的基于FPGA架構(gòu)的可配置的軟CPU內(nèi)核,其特性和外設(shè)可根據(jù)實際需要進行增加或剪裁。所有NIOSⅡ處理器系統(tǒng)使用統(tǒng)一的指令和編程模型,并有三種類型以滿足不同的要求,分別是快速型、經(jīng)濟型和標準型。在本中,所定制的NIOSⅡ軟核選用快速型,該內(nèi)核處理速度為49DMIPS,耗費的邏輯門數(shù)為1400~1800LE,同時帶有硬件乘法器和硬件除法器。根據(jù)網(wǎng)絡對的要求,添加與CPU相連的片內(nèi)外設(shè)和片外設(shè)備接口:SDRAM控制器、片內(nèi)RAM、三態(tài)橋、UART、定時器、通用I/O口、LCD顯示驅(qū)動電路和以太網(wǎng)接口。按照設(shè)計要求,在Quartus II 5.1版本下的對CPU的配置情況如圖3所示。FPGA芯片可根據(jù)實際需要靈活地增加功能,同樣對不必要的功能也可進行刪減,以滿足快速、高效和低成本的設(shè)計。

              

            EP1C12Q240C8芯片配置情況

              圖3 EP1C12Q240C8芯片配置情況

              在配置完CPU處理器的內(nèi)部結(jié)構(gòu)以后,按照設(shè)計需要對CPU的外圍進行配置。由于該控制器是接入網(wǎng)絡,需要實現(xiàn)EPA協(xié)議,而FPGA芯片EP1C12Q240C8的內(nèi)部只有288K的RAM,所以在片外擴展了16M bits的FLASH-AM29LV160D和64M bits的SDRAM-HY57V641620的。從外部引入12V的直流電源,經(jīng)過電平轉(zhuǎn)換以后得到3.3V和1.5V的電源,為CPU、存儲器及其他受電設(shè)備供電。CPU上的時鐘源使用的是50MHz的鐘振。JTAG和EPCS下載口用于硬軟件的下載。將在Quartus Ⅱ上編輯的硬件程序和軟件程序通過JTAG和EPCS下載口,下載到FLASH和RAM(片內(nèi)或者片外)中,可進行在線調(diào)試。該復位電路是由10KW電阻、10mF電容和按鍵組成,可實現(xiàn)按鍵低電平復位和上電低電平復位。



            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉