在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            關 閉

            新聞中心

            EEPW首頁 > 工控自動化 > 設計應用 > 基于FPGA的數(shù)字磁通門傳感器系統(tǒng)設計和實現(xiàn)

            基于FPGA的數(shù)字磁通門傳感器系統(tǒng)設計和實現(xiàn)

            作者: 時間:2011-07-26 來源:網絡 收藏

            摘要:針對傳統(tǒng)磁信號處理電路中模擬元件的缺點,一種現(xiàn)場可編程門陣列()的。整個采用閉環(huán)結構,由激勵產生模塊、信號處理拱塊和負反饋模塊組成。外圍模擬電路用高速D/A、A/D芯片取代,有利于溫度穩(wěn)定性的提到。內的邏輯了磁信號解算、激勵正弦信號發(fā)生、D/A、A/D輸入/輸出串并轉換的功能,首先用硬件描述語言(HDL)并仿真,然后下載、配置到中,調試完成后進行實驗,通過實時處理雙鐵芯磁通門探頭輸出信號對系統(tǒng)進行測試。實驗結果證實了系統(tǒng)功能的正確性。閉環(huán)結構的采用提高了系統(tǒng)信號梯度線性度,與模擬系統(tǒng)相比,邏輯的溫度性能更穩(wěn)定,更易于小型化,可移植性更強。
            關鍵詞:磁通門;現(xiàn)場可編程門陣列;硬件描述語言;信號梯度線性度

            本文引用地址:http://www.biyoush.com/article/161752.htm


            0 引言
            磁通門最早于1935年發(fā)明并投入應用,用于靜態(tài)或者低頻變化的弱磁檢測,擁有其他磁敏元件難以媲美的靈敏度和可靠性,在磁場測量領域一直占據(jù)著不可替代的位置。磁通門適用于地磁或人體磁場的檢測,在航空、航天、地質勘探、醫(yī)療衛(wèi)生等領域有著廣泛的應用。
            磁通門傳感器探頭通常采用類似于變壓器的雙鐵芯結構,利用軟磁鐵芯變化磁導率的特性將被測磁場調制成激勵信號的偶次諧波。信號處理系統(tǒng)對探頭輸出加以處理,從中提取與被測磁場大小相關的信號,轉換成直流量并輸出。
            傳統(tǒng)的磁通門信號處理電路采用模擬元器件,溫度性能嚴重地受到影響,且很難小型化,可移植性也很差。與之相比,現(xiàn)代數(shù)字磁通門系統(tǒng),溫度性能穩(wěn)定,體積小,可移植性強。根據(jù)應用的具體情況,可選的方式多樣,有單片機、可編程數(shù)字邏輯,或數(shù)字信號處理(DSP)芯片等。
            FPGA(Field Programmable Gate Array)是一種高速的可編程邏輯芯片,具有其他設備難以比擬的靈活性,其大部分引腳的功能、內部電路結構完全由用戶根據(jù)需要定義。FPGA器件具有很高的實用價值,一方面可以作為專用集成電路的替代品,直接在最終產品中使用,另一方面,也可以在專用集成電路開發(fā)流程中,做行為驗證工具。
            在本文中,描述了一種FPGA的磁通門系統(tǒng)的,系統(tǒng)采用閉環(huán)結構,對磁通門傳感器探頭輸出的數(shù)據(jù)進行實時處理,提取出反映被測低頻磁場大小的直流信號。

            1 磁通門系統(tǒng)結構和工作原理
            如圖1所示,整個系統(tǒng)的硬件包括磁通門傳感器探頭,DAC,ADC和FPGA。功能上可分為傳感器激勵源、磁通門信號解算、負反饋回路三個模塊。

            a.JPG


            FPGA內的正弦激勵發(fā)生電路和外部DAC一起構成傳感器激勵源模塊。高速ADC和FPGA內的A/D接口、相敏整流、低通濾波電路構成磁通門信號解算模塊。積分放大、D/A接口、高速DAC,以及反饋網絡共同構成了負反饋模塊。


            上一頁 1 2 3 4 下一頁

            評論


            相關推薦

            技術專區(qū)

            關閉