在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            關(guān) 閉

            新聞中心

            EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > 可編程邏輯技術(shù)在數(shù)字信號處理系統(tǒng)中的應(yīng)用

            可編程邏輯技術(shù)在數(shù)字信號處理系統(tǒng)中的應(yīng)用

            作者: 時間:2012-04-09 來源:網(wǎng)絡(luò) 收藏

              在上面的VHDL描述中,ADDER4B是一個4位二進(jìn)制加法器,其VHDL描述是:

              LIBRARY IEEE;

              USE IEEE.STD_LOGIC_1164.ALL;

              USE IEEE.STD_LOGIC_UNSIGNED.ALL;

              ENTITY ADDER4B IS

              PORT (CIN4 :IN STD_LOGIC;

              A4 :IN STD_LOGIC_VECTOR(3 DOWNTO 0);

              B4:IN STD_LOGIC_VECTOR(3 DOWNTO 0);

              S4:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);

              COUT4:OUT STD_LOGIC;

              EAND ADDER4B;

              ARCHITEC_TURE behav OF ADDER4B IS

              SIGNAL SINT :STD_LOGIC_VECTOR(4 DOWNTO 0);

              SIGNAL AA,BB:STD_LOGIC_VECTOR(4 DOWNTO 0);

              BEGIN

              AA=‘0’A4;

              BB=‘0’B4;

              SINT=AA+BB+CIN4;

              S4=SINT(3 DOWNTO 0);

              COUT4=SINT(4);

              END behav;

              4 結(jié)束語

              本文采用基于EDA的自上而下的系統(tǒng)設(shè)計方法,其設(shè)計流程如圖2所示。該乘法器的最大優(yōu)點是節(jié)省芯片資源,其運算速度取決于輸入的時鐘頻率。如若時鐘頻率為100MHz,則每個運算周期僅需80ns,因而具有一定的實用價值。



            上一頁 1 2 下一頁

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉