無(wú)線射頻收發(fā)系統(tǒng)硬件設(shè)計(jì)
2.2.2 頻率的選擇
根據(jù)抽樣定理可知,時(shí)鐘頻率fref(fref/2即為Na-quist頻率)對(duì)量化噪聲功率、冗余信號(hào)電平以及輸出頻譜中由于不滿(mǎn)足抽樣定理而帶來(lái)的干擾信號(hào)、時(shí)鐘頻率和鑒相器的參考基準(zhǔn)頻率fo_DSS(即由DSS得到的信號(hào)頻率fref/fo_DSS)的比率越大,頻率合成器的輸出信號(hào)頻譜所受到的干擾就越少。時(shí)鐘頻率的具體計(jì)算方法如下:
假設(shè)要使基于DDS的PLL構(gòu)成的頻率合成器的輸出頻率為906.24 MHz(與DSS得到的輸出信號(hào)頻率fo_DSS即鑒相器的參考基準(zhǔn)頻率要區(qū)別開(kāi)來(lái)),經(jīng)過(guò)256或者512分頻(可選),假設(shè)為256,那么DDS的輸出信號(hào)頻率fo_DSS就應(yīng)等于906.24/256=3.54 MHz,可得到PLL的輸出頻率的計(jì)算公式:
式中:預(yù)標(biāo)值N可選擇256或者512,DDS_x為控制字A或B的值。
DSS頻率值可通過(guò)串行口控制字編程設(shè)置,其最低有效位是2°,最高有效位是223。兩個(gè)最高位(23,22位)用戶(hù)不可訪問(wèn),系統(tǒng)內(nèi)部自動(dòng)置為0,21-0位,并由用戶(hù)編程設(shè)置。其中,A字對(duì)應(yīng)DDS-O即模式0的頻率;B字對(duì)應(yīng)DDS-1即模式1的頻率;C字控制PLL、數(shù)據(jù)限制器和模式1寄存器的設(shè)置;D字控制調(diào)制方式(如頻偏大小)和模式O寄存器的設(shè)置。
2.3 載波頻率計(jì)算
由時(shí)鐘頻率經(jīng)過(guò)基于DDS的頻率合成器可得到VCO輸出的載波頻率。對(duì)于典型的25.6 MHz時(shí)鐘頻率,由表1可得當(dāng)DDS控制字為001,000,111,0000,000,000時(shí),可計(jì)算出的VCO輸出頻率即載波頻率為915 MHz。
由表1可知:
本文引用地址:http://www.biyoush.com/article/157502.htm
最后的VCO輸出頻率為:
2.4 DSS控制字的計(jì)算
TRF6900的FSK調(diào)制是由專(zhuān)門(mén)的FSK頻偏寄存器來(lái)完成。A,B控制字用來(lái)設(shè)置接收機(jī)和發(fā)射機(jī)的頻率及信道。在應(yīng)用系統(tǒng)的使用中,A,B控制字用來(lái)設(shè)置FSK頻偏。用于FSK方式時(shí)DDS控制字的計(jì)算方法如下:
假設(shè)載波頻率為915.O MHz,頻偏為20 kHz,即A字對(duì)應(yīng)的VCO輸出頻率fout1=915.00 MHz;B字對(duì)應(yīng)的VCO輸出頻率fout2=915.02 MHz;時(shí)鐘頻率fclock=fref=25.6 MHz;分頻比N=256。下面計(jì)算A,B控制字:
A字對(duì)應(yīng)于DDS_O值:
所得的二進(jìn)制的DDS_O將裝入A控制字中。
B字對(duì)應(yīng)于DDS_1值:
所得的二進(jìn)制的DDS_1將裝入B控制字中。
2.5 本地振蕩器
TRF6900的本地振蕩器(LO)是鎖相環(huán)PLL形式,由基于片上DDS的頻率合成器、低通濾波器(LPF)和壓控振蕩器(VCO)構(gòu)成。
2.5.1 VCO的電路設(shè)計(jì)
壓控振蕩器是輸出信號(hào)頻率隨輸入控制電壓變化的振蕩器。為了減小相位噪聲,VCO電路通常由分立元件構(gòu)成。
LC諧振槽路的諧振頻率:
諧振頻率時(shí)的電感值:
式中:|ZIN|為T(mén)RF6900內(nèi)部振蕩器的輸入阻抗;QLOAD為諧振回路的品質(zhì)因數(shù);QP為電感的品質(zhì)因數(shù);f為諧振頻率。
評(píng)論