一種帶隙基準電壓源的設計與仿真
2 帶隙基準電壓源電路設計
2.1 帶隙基準核心電路
帶隙基準核心電路采用一階補償技術,溫度系數(shù)一般能達到(10~20)×10-6℃。如圖2所示,為本設計的帶隙基準電壓源的核心電路,圖中用PMOS電流源作為偏置電流,由于MOS管的溝道長度調制效應會導致顯著的電源電壓依賴性。為解決這一問題,可利用共源共柵結構良好的屏蔽特性,電路中的電流源采用共源共柵結構。同時為減小運放失調電壓的影響,可采用兩個三極管級聯(lián)的結構。運算放大器用來保證N1和N2兩點的電位相等。根據(jù)理論分析可知,適當調整晶體管Q1~Q5的發(fā)射極面積和電阻R1~R5的電阻值,可產生與溫度無關的基準電壓VREF。本文引用地址:http://www.biyoush.com/article/155888.htm
評論