利用PCI局部總線實現BIade Server的數據交換
3 基于FPGA的PCI數據交換實現
通常PC都是采用本地硬盤來引導操作系統,完成設備的驅動,Blade則通過網絡啟動系統,所以網絡配置要先于操作系統引導,并完成初始化和驅動裝載。為了解決這個難點,我們采用“PCI+FPGA+Flash”結構,在Flash中燒錄雙端口千兆網卡PCI設備的初始化和驅動裝載程序,由CPU在系統上電時加載Flash中的程序到系統內存。由于數據傳輸是PCI總線,而Flash是標準的數據總線,這就存在數據總線轉換的
問題,問題解決的方案是通過FPGA完成PCI設備與Flash之間的通信,下面將詳細介紹如何利用FPGA來完成PCI接口和Flash之間的通信。
3.1 FPGA系統邏輯與實現
整個FPGA系統設計基于PCI2.2從設備設計思想,PCI主設備為PCI橋芯片,用FPGA來完成PCI從設備功能,終端為Flash芯片。在FPGA系統中,PCI總線接口部分的設計參數為:PCI時鐘為33 MHz(CLK),32位I/O接口(AD[31..0]),終端接口可以提供20位或32位數據線。PCI主設備與終端Flash間的通信采用PCI從設備(FPGA)來實現的。在FPGA的邏輯設計中,終端是兼有Memory空間和I/O空間的抽象設備,在實際的設計中終端Flash,只有對應的Memory空間。
根據FPGA的模塊設計思想,采用Verilog語言將整個系統按功能進行分塊設計,每個模塊的輸出可以為其他功能模塊提供輸入,各模塊功能和設計思想如下:
“PCI頂層模塊”是系統頂層模塊,完成系統端口各使能開關的定義和調用其他5個功能模塊。
“配置模塊”完成PCI從設備配置寄存器的設置。
“基址模塊”實現兩個功能:1)配置I/O空間和存儲空間(memory空間)的基地址;2)告知PCI從設備狀態(tài)機(The State Machine)。
“狀態(tài)機模塊”是整個設計的核心,控制PCI主設備到終端的所有數據傳輸。在PCI地址傳送階段,通過采樣C/BE[3..0]和IDSEL來決定是配置讀寫、存儲空間讀寫還是I/O空間讀寫。
“校驗模塊”對AD[31..0]和C/BE[3..0]#信號作奇偶校驗,以保證數據的有效性。
“重入模塊”若PCI從設備進行一個讀寫操作,則必須在6個時鐘周期內(定義PCI從設備為slow=10 b,慢速設備)使能DEVSEL。若PCI從設備進行數據傳送(已經使能DEVSEL),終端在9個時鐘周期內沒有使能READY#,則將告知:“The State Machine模塊”,終端暫時中止當前的數據傳送,直到傳送條件滿足后,才重新啟動數據傳送。
3.2 FPGA系統邏輯功能仿真與結論
完成了各功能模塊程序的編輯和編譯過程,即可采用xilinx ISE11.2自帶的HDL Bencher來生成測試激勵文件,而后就可以調用Model Sim進行仿真了,該仿真也叫前仿真(邏輯功能仿真),布線后的仿真稱為后仿真,也叫延時仿真,布線后的仿真包含門延時和線延時。
下面給出memory寫操作功能仿真的詳細步驟,并對結果進行分析。
I/O、memory空間讀寫過程非常相似,現對memory空間猝發(fā)方式寫操作進行詳細的說明。在圖4中,通過測試文件生成pci_rst#=1,不產生復位動作,地址節(jié)拍pci_ad=0x2000_0000,表示PCI主設備從系統地址0x2000_0000地址開始寫到終端0x00000地址開始的數據空間,可在“PCI頂層模塊”定義(bkend_ad[19..0]=pci_ad[19..0]),終端只取系統地址的低20位地址。pci_cbe#[3..0]=0111,表示是memory空間寫操作,在idle狀態(tài)pci_frame#使能,irdy#、devsel#、stop#先不使能,PCI主設備將地址送到終端地址線上,data_stop#=1,表示終端支持猝發(fā)方式數據寫操作。在下個時鐘周期,進入到rw_wait狀態(tài),base_regionl#(memory片選)使能,告訴終端準備執(zhí)行memory寫操作,同時打開I/O、memory空間寫操作使能。在下個時鐘周期,進入到rw_wait2狀態(tài),如果終端使能ready#,表示終端準備好接收數據,使能devsel#、tr dy#、date_write#,其中date_write#使能,是讓終端產生寫使能信號。irdy#、trdy#使能。表示PCI主設備和終端數據可以有效傳輸,通過測試文件在PCI主設備的對應地址(0x2000_0000)下產生數據cdef0000,在該狀態(tài),寫入終端第一個數據cdef0000。在下個時鐘周期,進入到rw狀態(tài),如果在該狀態(tài)下pci_frame#=0還使能,表示PCI主設備想支持猝發(fā)寫,繼續(xù)使能devsel#、trdy#信號,stop#不能使能,因為PCI主設備準備猝發(fā)寫操作,在該狀態(tài)下,只要pci_frame#=0(使能),循環(huán)寫入數據cdef0001、cdef0002、cdef0003、cdef0004,上文已經介紹,下一個數據對應的地址自動加一,地址都是線性增加的。圖4中,PCI主設備準備發(fā)送cdef0005數據時,irdy#=1(不使能),表示PCI主設備正在取數據,data_write#(終端寫使能)不使能,告訴終端等待PCI主設備取數據,插入等待周期。在下個時鐘周期,irdy#重新使能,date_wri te#也重新使能,繼續(xù)寫數據cdef0005,這樣可以一直寫數據。pci_frame#=1,表示進入最后一個周期的寫數據操作,關閉irdy#、devsel#、base_regionl#使能。在下個時鐘周期,進入到backoff狀態(tài),在下個時鐘周期進入到idel狀態(tài),一個完整的memory猝發(fā)寫就完成了。
伺服電機相關文章:伺服電機工作原理
評論