本文引用地址:
http://www.biyoush.com/article/153724.htm 2 方案設計
根據(jù)88E1111的功能特點和基帶光纖拉遠的設計要求,本文提出了用88E1111完成數(shù)字微波接力系統(tǒng)基帶光纖拉遠的接口設計方案。接口設計方案框圖如圖1所示,主要由室內單元、室外單元2部分組成。發(fā)方向,室內單元業(yè)務碼流輸入FPGA復分解器,完成業(yè)務數(shù)據(jù)打包,封裝成符合IEEE802.3標準的數(shù)據(jù)幀結構,通過GMII接口發(fā)送到88E1111,由88E1111完成數(shù)據(jù)并串轉換,通過高速串行信號接口將信號發(fā)送到1.25 G光收發(fā)器,完成電光轉換后向室外單元發(fā)送1.25 G光信號。室外單元1.25 G光收發(fā)器接收光信號,完成光電轉換,通過高速串行信號接口將高速電信號輸入88E1111,由88Ellll完成數(shù)據(jù)串并轉換,通過GMII接口將并行數(shù)據(jù)發(fā)送到FPGA調制解調器,完成數(shù)據(jù)解幀、調制后,通過中頻射頻單元向空中發(fā)送無線射頻信號。收方向為發(fā)方向的逆向流程。
3 硬件設計
圖2所示是1.25 G光收發(fā)器SSFF315l的電路原理圖,其收發(fā)引腳RD±、TD±分別連接到88E1111的高速串行信號接口S_IN±、S_0UT±信號。圖3所示是88E1111的電路原理圖,其主要引腳連接關系如下:GMII接口信號(詳見表1連接到FPGA;Management接口信號MDl0、MDC連接到微處理器;Config接口信號按表2映射關系連接到LED接口;XTALl引腳輸入125 MHz時鐘信號,頻率穩(wěn)定度±50 ppm;RSET為芯片參考電壓輸入引腳,通過5 kΩ精密電阻連接到地;SEL_FREQ為時鐘輸入選擇引腳,接低電平時,選擇125 MHz時鐘輸入。
88E1111完全按照IEEE802.3協(xié)議工作。TX_CLX為發(fā)送時鐘,TX_EN為發(fā)送使能信號,TX_EN有效時,在發(fā)送時鐘TX_CLK的上升沿傳送數(shù)據(jù),TXD[7:0]至88E1111,完成發(fā)送操作。RX_CLK為接收時鐘,RX_DV是接收數(shù)據(jù)使能信號。RX_DV有效時,在接收時鐘 RX_CLK的上升沿從88E1111接收數(shù)據(jù)RXD[7:0],完成接收操作。
4 設計中應注意的問題
4.1 電氣接口匹配
88E111l的高速串行信號接口為CML接口,光收發(fā)器的信號接口為LVPECL接口。因此接口之間要增加CML轉LVPECL電氣接口匹配電路。采用交流耦合接口匹配電路時,發(fā)送端在IVPECL的2個輸出信號上各加一個到地的偏置電阻,即圖2中R9、R10,電阻值選取范圍142~200Ω。輸入端在LVPECL的2個輸入信號之間跨接一個電阻,即R5,阻值取100 Ω。
4.2 GMII接口設計
GMII接口數(shù)據(jù)速率達到125 Mb/s,速率較高,為了避免各個信號在PCB板上由于傳播時延不同而造成相位誤差,布線時,TXD[7:0]、CTX_CLK、TX_EN為一組信號,RXD[7:0]、RX_CLK、RX_DV為一組信號,兩組信號必須嚴格等長。
4.3 PCB布線設計
基帶光纖拉遠接口板上有LVTTL、LVPECL、CML等多種信號。為避免相互干擾,PCB布線時應注意,在差分線對內,2條線之間的距離應盡可能短,以保持接收器的共模抑制能力,在PCB板上,2條差分線之間的距離應盡可能保持一致,以避免差分阻抗的不連續(xù)性。
5 結束語
基于88E1111的基帶光纖拉遠接口設計方案,在千兆、全雙工運行模式下,接口數(shù)據(jù)傳輸速率可達800 Mb/s;在單模光纖傳輸時,傳輸距離可達20 km,完全達到數(shù)字微波接力系統(tǒng)的設計要求。本方案已在多個數(shù)字微波接力產品中得到應用,具有設計簡單、性能穩(wěn)定的優(yōu)點。相比傳統(tǒng)的方案有以下2個創(chuàng)新點:1)傳輸數(shù)據(jù)采用符合IEEE802.3協(xié)議的數(shù)據(jù)幀結構,接口標準、可靠;2)采用光纖作為傳輸介質,避免了系統(tǒng)的室內外單元之間饋線連接的不便,大大降低了系統(tǒng)成本和設備開通的難度。
評論