在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      新聞中心

      EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于SERDES收發(fā)器和CPRI的電信系統(tǒng)低延遲變化設計

      基于SERDES收發(fā)器和CPRI的電信系統(tǒng)低延遲變化設計

      作者: 時間:2010-10-12 來源:網(wǎng)絡 收藏

        采用的FPGA混合結(jié)構(gòu),還需要橋接FIFO來支持從高速PCS時鐘到FPGA時鐘域的轉(zhuǎn)換。通過,這個FIFO可導致多達2個并行時鐘周期的延時。在2.488Gbps的線速下,PCS并行時鐘以該速率的十分之一運行,時鐘周期大約為4ns。因此,F(xiàn)IFO(TxRx)的每個方向上都有±8ns的最大,這導致一共±16ns的。

        使情況變得更糟糕的是者沒有預見到這些延時變化。因此不能在級估計和補償這些變化,在支持諸如分集傳輸和GPS服務時,這是主要的問題。

        

        圖4:橋接FIFO導致的延時變化。

        針對FPGA的傳統(tǒng)嵌入式/PCS,表1總結(jié)了導致整個執(zhí)行時間發(fā)生的主要因素,并與規(guī)范進行了比較。分析這些數(shù)目,可很清楚看到字對齊和橋接FIFO對大的延時變化起主要作用,導致超過規(guī)范的來回行程延時容忍度。

        幸運的是,通過對傳統(tǒng)的實現(xiàn)做一些小的修改就可以解決這個問題。用戶可以繞過嵌入式數(shù)字PCS功能,在FPGA中實現(xiàn)這些邏輯。因為現(xiàn)在的邏輯運行在單個FPGA時鐘域中,所以這個方法不再需要橋接FIFO,并且者可以訪問導致延時的字對齊電路。在FPGA邏輯里可以通過訪問寄存器的方式來獲得字對齊電路測量到的信息,而從在級針對延時變化進行補償。這些補償允許無線頭之間在指定的窗口內(nèi)進行傳輸以支持前面提到的業(yè)務,諸如分集傳輸和GPS。圖5給出了低延遲設計的實現(xiàn)方案,關(guān)鍵元件都在FPGA邏輯中實現(xiàn)。

        

        如果采用這個推薦的實現(xiàn)方案,則不再需要導致大的延時變化的單元,即省去了橋接FIFO。可訪問字對齊電路的寄存器使用戶能計算并進行級補償,以確保不同無線頭的傳輸都在規(guī)定的時序窗內(nèi)進行。當然,模擬 IP,或者設計本身仍然存在延時,但此時整個配置的精確度已得到大大改善,可以在多跳應用中使用。該方案占用的器件資源很小,新的模塊只需幾百個LUT。表2列出了這個配置中新的延時變化??梢钥吹娇偟难訒r變化大大下降。對單跳來說這很容易滿足來回行程延時規(guī)范,對支持多達4級的多跳應用是足夠的低。

        

        圖5:低延遲設計的實現(xiàn)方案,其中關(guān)鍵元件都在FPGA邏輯中實現(xiàn)。

        使用FPGA的另外一些優(yōu)點

        許多年來FPGA是無線工業(yè)獲得成功的一部分。從簡單的粘合邏輯功能和基帶濾波器到更復雜的功能,例如在如今RRH設計中所需要的數(shù)字上變頻、數(shù)字下變頻、峰值因子衰減和數(shù)字預失真,充分利用了FPGA的靈活性和產(chǎn)品快速上市的優(yōu)點。嵌入式DSP塊、嵌入式存儲器和高速串行I/O(SERDES)的特性與無線設備供應商的新需求需要完美地吻合。隨著可實現(xiàn)功能的低成本器件的引進,例如LatticeECP2M FPGA系列,基站設計者有了有力的杠桿,在可編程平臺上集成了系統(tǒng)級的功能,還有除了技術(shù)功能以外的關(guān)鍵因素:低成本、低功耗和小的器件尺寸。

        

        本文小結(jié)

        遠程基站拓撲結(jié)構(gòu)在功耗、部署的靈活性、更小的固定面積,以及更低的CAPEX和OPEX方面系統(tǒng)供應商提供了許多優(yōu)點。一個集成和靈活的低成本平臺能滿足新興且不斷變化的規(guī)范非常關(guān)鍵,低成本FPGA對滿足這些需要是理想的選擇。對FPGA的CPRI實現(xiàn)用于RRH拓撲結(jié)構(gòu)有一些批評意見,主要是說它們不能夠符合CPRI所要求的精確鏈接規(guī)范。本文說明了事實并非如此,事實上,甚至可以輕松地支持多跳RRH拓撲結(jié)構(gòu)。因此,可編程低功耗解決方案且非常誘人的價格是下一代BTS開發(fā)是最好的方法。


      上一頁 1 2 下一頁

      評論


      相關(guān)推薦

      技術(shù)專區(qū)

      關(guān)閉
      ×

      “芯”朋友见面大会
      珠海|11.14|泰克“芯”朋友见面大会珠海站|泰克带您从测试角度看半导体的整条产业链,快来报名抢位吧>>