在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > Niosll和USB接口的高速數(shù)據(jù)采集卡設(shè)計

            Niosll和USB接口的高速數(shù)據(jù)采集卡設(shè)計

            作者: 時間:2011-01-13 來源:網(wǎng)絡(luò) 收藏

              2.2 主控電路FPGA芯片

              EP2C8Q208EP2C8Q208主控電路如圖3所示。

            EP2C8Q208EP2C8Q208主控電路

              FPGA芯片也是一種特殊的ASIC芯片,屬于可編程邏輯器件,它是在PAL、GAL等邏輯器件的基礎(chǔ)上發(fā)展起來的。同以往的PAL、GAL等相比,F(xiàn)PGA規(guī)模比較大,適合于時序、組合等邏輯電路應(yīng)用。本文選用A1tera公司的FPGA芯片EP2C8Q208,完成卡的時序和地址譯碼電路。由于EP2C8Q208有36個M4K RAM,在FPGA內(nèi)部一個16位寬度、4 KB深度的FIFO,使用FIFO提高卡對多通道信號的采集存儲能力。FIFO有半滿、全滿、空標志位,當(dāng)檢測到半滿標志位時,F(xiàn)IFO同時讀寫;全滿時只讀不寫;空時只寫不讀。A/D采樣控制信號通過FPGA控制;PC機對采集后的數(shù)據(jù)作進一步處理,以提高精度,其中2選1模塊,由主控制模塊來控制,選擇是直接將采集數(shù)據(jù)送給PC機處理,還是在內(nèi)部進行DSP處理后再送給PC機。

              由于Nios是一個位于FPGA中的處理器軟核,定制其外設(shè)就顯得比較容易,在SOPC Builder(集成到Quartus II工具中的為建立SOPC系統(tǒng),提供標準化的圖形設(shè)計環(huán)境。其由CPU、存儲器、標準外圍設(shè)備和用戶自定義的外圍設(shè)備組成)環(huán)境下,其定制邏輯的結(jié)構(gòu)框圖如圖4所示。

            定制邏輯的結(jié)構(gòu)框圖



            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉