在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 松耦合式可編程復(fù)雜SoC的設(shè)計實現(xiàn)

            松耦合式可編程復(fù)雜SoC的設(shè)計實現(xiàn)

            作者: 時間:2011-06-12 來源:網(wǎng)絡(luò) 收藏

            隨著科技的發(fā)展,信號處理系統(tǒng)不僅要求多功能、高性能,而且要求信號處理系統(tǒng)的開發(fā)、生產(chǎn)周期短,式專用處理器無疑是此目的的最好途徑。專用處理器可分為松式(協(xié)處理器方式,即MCU+協(xié)處理器)和緊式(專用指令方式,即ASIP),前者較后者易于,應(yīng)用較廣。本文就是介紹一款松專用,選用LEON3處理器作為MCU,Speed處理器作為CoProcessor。

            本文引用地址:http://www.biyoush.com/article/150604.htm

              LEON3及Speed

              LEON3是由歐洲航天總局旗下的Gaisler Research開發(fā)、維護,目的是擺脫歐空局對美國航天級處理器的依賴。目前LEON3有三個版本(如表1),其中LEON3FT(LEON3 Fault-tolerant)只有歐空局內(nèi)部成員可以使用。LEON3 (basic version)是遵循GNC GPL License的開源處理器,和SPARC V8兼容,采用7級Pipeline,硬件實現(xiàn)乘法、除法和乘累加功能,詳細特性請參考相關(guān)技術(shù)文檔[1]。

              表1 LEON3的不同版本

              

            LEON3的不同版本

              目前,LEON3處理器因為開源、高性能、采用AMBA總線易擴展及軟件工具完備等因素,在國內(nèi)外大學(如UCB、UCLA、Princeton University等)及科研院所的科研活動中得到廣泛應(yīng)用。

              Speed(又名GA3816)是一款我國自主研發(fā)、處于同時代國際先進水平、可重構(gòu)、可擴展的面向FFT、IFFT、FIR及匹配濾波應(yīng)用的信號處理器,其內(nèi)部結(jié)構(gòu)如圖1所示,具有以下特點[2~4]:

              1)Speed在追求運算速度的同時兼顧通用性,通過設(shè)置64位控制字,器件內(nèi)部資源可根據(jù)不同應(yīng)用進行重組;

              2)可以實現(xiàn)FFT、IFFT、FFT-IFFT、FIR、滑窗卷積等運算,峰值運算能力達256億次浮點乘累加/秒;3)由160個實數(shù)浮點乘法累加運算器組成40個復(fù)數(shù)乘法累加器陣列,1Mbit的雙口SRAM,8個512×32bit系數(shù)ROM,兩個直角到極坐標轉(zhuǎn)換電路,兩個對數(shù)變換電路及其它輔助電路和控制電路。

              

            Speed的內(nèi)部模塊結(jié)構(gòu)

              圖1 Speed的內(nèi)部模塊結(jié)構(gòu)

              Speed傳統(tǒng)的工作方式是通過片外FPGA輸入控制信號和待處理數(shù)據(jù),這不僅增大了PCB板級布線、調(diào)試的工作量,而且FPGA不能用C等高級語言編程,算法改動起來不靈活。另一方面,隨著半導體工藝、微電子技術(shù)的發(fā)展,大規(guī)模的實現(xiàn)技術(shù)逐漸成熟,因此有必要將板級FPGA + Speed改進為芯片級MCU + Speed,這樣既能實現(xiàn)真正的可編程增大靈活性,又能加快用戶開發(fā)信號處理系統(tǒng)的速度。利用AHB實現(xiàn)通信

              為了實現(xiàn)可編程,需要將C/C++程序表達的信息經(jīng)過編譯器、LEON3處理器、AHB總線、DMA控制器和必要的HDL代碼,轉(zhuǎn)化成Speed能夠識別的信息,進入Speed模塊中,如圖2。其中AHB總線是LEON3 Core和Speed Core結(jié)合的關(guān)鍵。

              

            實現(xiàn)軟件可編程的過程

              圖2 實現(xiàn)軟件可編程的過程


            上一頁 1 2 3 下一頁

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉