Nios II實(shí)現(xiàn)二頻機(jī)抖陀螺工作電路設(shè)計(jì)
激光陀螺的工作原理是Sagnac效應(yīng),與傳統(tǒng)的機(jī)械陀螺相比,激光陀螺具有精度高、耐環(huán)境性能好、動(dòng)態(tài)性能好、啟動(dòng)時(shí)間短、壽命長(zhǎng)及數(shù)字式輸出等特點(diǎn),是捷聯(lián)式慣性導(dǎo)航系統(tǒng)的理想元件。
本文引用地址:http://www.biyoush.com/article/150250.htm二頻機(jī)抖陀螺工作電路包括高壓電源、抖動(dòng)驅(qū)動(dòng)與噪聲注入、穩(wěn)頻和信號(hào)解調(diào)等部分。系統(tǒng)設(shè)計(jì)以軟核處理器為核心.實(shí)時(shí)控制穩(wěn)頻、抖動(dòng)驅(qū)動(dòng)與噪聲注入和高壓電源等單元,并實(shí)現(xiàn)陀螺讀取信號(hào)的鑒相解調(diào)與數(shù)字濾波。
Nios II是Altera開發(fā)的嵌入式軟核處理器,采用RISC精簡(jiǎn)指令集,具有外設(shè)可定制、可裁剪性等優(yōu)點(diǎn),可方便嵌入Cvclone及Stratix系列 FPGA。陀螺信號(hào)處理系統(tǒng)中需要多種定制化的外設(shè),而一般處理器無(wú)法滿足這種要求,因此NiosⅡ軟核處理器是處理激光陀螺陀螺信號(hào)的理想選擇。
2 系統(tǒng)結(jié)構(gòu)設(shè)計(jì)
圖1為系統(tǒng)的功能原理框圖。圖中A、B為光電轉(zhuǎn)換器接收的拍頻信號(hào)過(guò)零比較后產(chǎn)生的方波信號(hào),這兩路方波信號(hào)經(jīng)跳變檢測(cè)和鑒相后產(chǎn)生跳變脈沖和方向信號(hào)??赡嬗?jì)數(shù)器根據(jù)方向信號(hào)對(duì)脈沖進(jìn)行可逆計(jì)數(shù),而和頻計(jì)數(shù)器仍對(duì)脈沖進(jìn)行正向計(jì)數(shù)。低通濾波器對(duì)可逆計(jì)數(shù)器的計(jì)數(shù)值進(jìn)行濾波,并將濾波值輸入到處理器。UART1和上位機(jī)通訊,而UART2和UART3分別與穩(wěn)頻和抖動(dòng)電路通訊,以控制穩(wěn)頻和抖動(dòng)參數(shù)。2個(gè)SPI接口分別控制A/D轉(zhuǎn)換和D/A轉(zhuǎn)換的部分。
考慮到系統(tǒng)資源要求,F(xiàn)PGA采用Altera公司生產(chǎn)的EP2C200240C8,它屬于Cyclone II系列,其內(nèi)部資源主要有:多達(dá)兩萬(wàn)個(gè)邏輯處理單元(LE);52個(gè)M4K模塊,總共26 KB的片內(nèi)RAM;26個(gè)18×18硬件乘法器;4個(gè)全局時(shí)鐘鎖相環(huán);多達(dá)142個(gè)外部引腳。系統(tǒng)選用快速型Nios II處理器,處理器占用3 000多個(gè)邏輯處理單元,工作時(shí)鐘為100 MHz。由于系統(tǒng)處理器程序運(yùn)行在SDRAM中,所以在構(gòu)建系統(tǒng)時(shí)要添加SDRAM控制器,SDRAM使用HY57V283220,其存儲(chǔ)空間為16 M字節(jié),完全能夠滿足處理器實(shí)際需求。處理器程序固件和FPGA的配置信息存儲(chǔ)在EPCS串行配置器件中,這樣可減少一片外置Flash。因?yàn)槌绦驈?EPCS啟動(dòng),所以在SoPC設(shè)計(jì)時(shí)添加外設(shè)EPCS控制器以引導(dǎo)程序的初始運(yùn)行。
3 信號(hào)濾波實(shí)現(xiàn)
激光陀螺的讀取信號(hào)是由兩個(gè)光電管經(jīng)光電轉(zhuǎn)換后產(chǎn)生的,工藝上要保證兩個(gè)光電管的拍頻相位相差90°,這樣便于在信號(hào)處理時(shí)進(jìn)行相位檢測(cè)。為了盡量減小鎖區(qū)帶來(lái)的誤差,一般在陀螺中加入一個(gè)正負(fù)交變的正弦偏頻信號(hào):
為了有效提取信號(hào),通常是對(duì)可逆計(jì)數(shù)器的計(jì)數(shù)值(即式(3)的積分值)進(jìn)行濾波。
評(píng)論