在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            Verilog串口UART程序

            作者: 時(shí)間:2012-03-25 來(lái)源:網(wǎng)絡(luò) 收藏

            ==========================================================================
            //-----------------------------------------------------
            // Design Name : uart
            // File Name : uart.v
            // Function : Simple
            // Coder : Deepak Kumar Tala
            //-----------------------------------------------------
            module uart (
            reset ,
            txclk ,
            ld_tx_data ,
            tx_data ,
            tx_enable ,
            tx_out ,
            tx_empty ,
            rxclk ,
            uld_rx_data ,
            rx_data ,
            rx_enable ,
            rx_in ,
            rx_empty
            );
            // Port declarations
            input reset ;
            input txclk ;
            input ld_tx_data ;
            input [7:0] tx_data ;
            input tx_enable ;
            output tx_out ;
            output tx_empty ;
            input rxclk ;
            input uld_rx_data ;
            output [7:0] rx_data ;
            input rx_enable ;
            input rx_in ;
            output rx_empty ;

            // Internal Variables
            reg [7:0] tx_reg ;
            reg tx_empty ;
            reg tx_over_run ;
            reg [3:0] tx_cnt ;
            reg tx_out ;
            reg [7:0] rx_reg ;
            reg [7:0] rx_data ;
            reg [3:0] rx_sample_cnt ;
            reg [3:0] rx_cnt ;
            reg rx_frame_err ;
            reg rx_over_run ;
            reg rx_empty ;
            reg rx_d1 ;
            reg rx_d2 ;
            reg rx_busy ;

            // RX Logic
            always @ (posedge rxclk or posedge reset)
            if (reset) begin
            rx_reg = 0;
            rx_data = 0;
            rx_sample_cnt = 0;
            rx_cnt = 0;
            rx_frame_err = 0;
            rx_over_run = 0;
            rx_empty = 1;
            rx_d1 = 1;
            rx_d2 = 1;
            rx_busy = 0;
            end else begin
            // Synchronize the asynch signal
            rx_d1 = rx_in;
            rx_d2 = rx_d1;
            // Uload the rx data
            if (uld_rx_data) begin
            rx_data = rx_reg;
            rx_empty = 1;
            end
            // Receive data only when rx is enabled
            if (rx_enable) begin
            // Check if just received start of frame


            上一頁(yè) 1 2 下一頁(yè)

            關(guān)鍵詞: 程序 UART 串口 Verilog

            評(píng)論


            相關(guān)推薦

            技術(shù)專(zhuān)區(qū)

            關(guān)閉