在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

    
    
    <address id="vxupu"><td id="vxupu"></td></address>

      <pre id="vxupu"><small id="vxupu"></small></pre>
      <dfn id="vxupu"></dfn>
      <div id="vxupu"><small id="vxupu"></small></div>
    1. 新聞中心

      EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > FPGA/EPLD的自上而下設計方法及其優(yōu)缺點介紹

      FPGA/EPLD的自上而下設計方法及其優(yōu)缺點介紹

      作者: 時間:2012-07-12 來源:網絡 收藏

      支持廣泛的FPGA廠商最新芯片型號,包括采用深亞微米技術的器件。廠商包括:Actel、Altera、Atmel、Cypress、Lattice、Lucent、Motorola、Quicklogic、Xilinx等;

      本文引用地址:http://www.biyoush.com/article/148787.htm

        到ASIC可實現(xiàn)無縫升級,保證數(shù)據的兼容性及可再利用性;

        即插即用,可與各種前端/后端工具結合使用,設計數(shù)據無虛人為干預/修改;

        持UNIX平臺和Win95/NT平臺,不同平臺工具具有相同的用戶界面、功能、并完全保證設計數(shù)據的兼容性。

        3. 功能仿真與時序驗證-ModelSim

        ---- 在 Top-Down設計流程中,設計仿真包含在設計過程的每一環(huán)節(jié)中,以保證設計的正確性。 ModelSim不僅可以完成設計的功能驗證(RTL級),也可實現(xiàn)邏輯綜合后的門級仿真以及布局布線后的功能和時序驗證。

        ---- ModelSim的主要特點:

        完全支持VHDL和Verilog標準;

        采用直接編輯技術(Direct-Compiled),大大提高HDL編譯和仿真速度;

        唯一支持VHDL和Verilog混合描述的仿真工具;

        支持RTL級和門級驗證,支持VITAL,SDF等;

        具有友好的用戶界面,仿真器包括主控窗口、源碼窗口、仿真波形窗口、列表窗口、數(shù)據流窗口、設計結構/層次窗口、過程管理窗口等;

        支持單步調試,斷點設置,批命令處理方式,幫助設計師快速完成設計調試和驗證;

        可與Renoir協(xié)同工作,完成狀態(tài)圖和流程圖的動畫調試;

        即插即用,可與其它工具結合,完成各種流程;

        支持UNIX和Window 95/NT平臺,不同平臺間具有相同的用戶界面和數(shù)據庫。


      上一頁 1 2 3 下一頁

      評論


      相關推薦

      技術專區(qū)

      關閉