滿足28 nm迫切的低功耗需求
Quartus II軟件在不同的編譯階段采取各種措施來(lái)降低設(shè)計(jì)的總功耗。在綜合階段,Quartus II軟件提取時(shí)鐘使能信號(hào),進(jìn)行時(shí)鐘選通,減少對(duì)RAM模塊的訪問,重新構(gòu)建邏輯以避免高觸發(fā)網(wǎng)。在適配階段,Quartus II軟件找到高觸發(fā)網(wǎng),以降低動(dòng)態(tài)功耗,優(yōu)化邏輯布局,減小時(shí)鐘功耗,實(shí)現(xiàn)高功效DSP和RAM模塊配置。最后,在匯編級(jí),Quartus II軟件對(duì)未使用的電路進(jìn)行編程,盡可能減小觸發(fā),或者進(jìn)行關(guān)斷。最終的設(shè)計(jì)以最低的功耗滿足了設(shè)計(jì)人員的時(shí)序要求。
本文引用地址:http://www.biyoush.com/article/136059.htm如Quartus II軟件的功耗優(yōu)化設(shè)置所示,設(shè)計(jì)人員可以選擇不同級(jí)別的功耗優(yōu)化選項(xiàng),以滿足設(shè)計(jì)約束要求。選擇Extra Effort設(shè)置,最大限度的降低功耗,代價(jià)是較長(zhǎng)的編譯時(shí)間。不同的設(shè)計(jì),選擇不同的努力等級(jí)會(huì)有不同的結(jié)果。這一特性降低了功耗,不需要設(shè)計(jì)人員的干預(yù),同時(shí)減小了對(duì)設(shè)計(jì)性能的影響。此外,在詳細(xì)的電路模型和高級(jí)統(tǒng)計(jì)方法的指導(dǎo)下進(jìn)行功耗優(yōu)化,估算哪些信號(hào)是被經(jīng)常觸發(fā)的。通過這些信息,Altera確定高功效實(shí)現(xiàn)方法,不需要設(shè)計(jì)人員的額外輸入(例如,對(duì)設(shè)計(jì)進(jìn)行耗時(shí)的仿真以確定開關(guān)速率)?! ?/p>
基準(zhǔn)測(cè)試
Altera為業(yè)界提供最先進(jìn)、功耗最低的FPGA。通過基準(zhǔn)測(cè)試來(lái)估算各類典型應(yīng)用的總功耗,進(jìn)一步表明了Arria V器件相對(duì)于競(jìng)爭(zhēng)28-nm器件的低功耗優(yōu)勢(shì)。Arria V FPGA和競(jìng)爭(zhēng)28-nm FPGA的總功耗對(duì)此顯示了這些基準(zhǔn)測(cè)試的結(jié)果,這些都記錄在Altera wiki網(wǎng)站上,以便進(jìn)一步進(jìn)行研究學(xué)習(xí)。
結(jié)論
Altera低功耗28-nm器件的優(yōu)點(diǎn)包括,降低產(chǎn)品成本,降低或者放寬功耗預(yù)算,較低的散熱要求,能夠滿足更多的市場(chǎng)需求,在同樣的散熱和功耗預(yù)算內(nèi)進(jìn)一步提高性能等。采用最全面的方法降低28-nm產(chǎn)品的功耗,Altera幫助設(shè)計(jì)人員滿足了迫切的低功耗需求。
評(píng)論