在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 網(wǎng)絡(luò)與存儲 > 業(yè)界動態(tài) > 富士通和SuVolta展示低電壓工作的SRAM模塊

            富士通和SuVolta展示低電壓工作的SRAM模塊

            —— 為即將出現(xiàn)的終極“生態(tài)”產(chǎn)品鋪平道路
            作者: 時間:2011-12-08 來源:半導(dǎo)體制造 收藏

              半導(dǎo)體和SuVolta宣布,通過將SuVolta的PowerShrink低功耗CMOS與半導(dǎo)體的低功耗工藝技術(shù)集成,已經(jīng)成功地展示了在0.425V超低電壓下,SRAM(靜態(tài)隨機存儲)模塊可以正常運行。這些技術(shù)降低能耗,為即將出現(xiàn)的終極“生態(tài)”產(chǎn)品鋪平道路。技術(shù)細(xì)節(jié)和結(jié)果將會在12月5日開始在華盛頓召開的2011年國際電子器件會議(IEDM)上發(fā)表。

            本文引用地址:http://www.biyoush.com/article/126801.htm

              從移動電子產(chǎn)品到因特網(wǎng)共享服務(wù)器,以及網(wǎng)絡(luò)設(shè)備,控制功耗成為增加功能的主要限制。而供應(yīng)電壓又是決定功耗的重要因素。之前,CMOS的電源電壓隨著器件尺寸減小而穩(wěn)定下降,在130nm技術(shù)結(jié)點已降至大約1.0V。但在那之后,技術(shù)結(jié)點已縮小到28nm,電源電壓卻沒有隨之進一步降低。電源供應(yīng)電壓降低的最大障礙是嵌入的SRAM模塊最低工作電壓。

              結(jié)合SuVolta的Deeply Depleted Channel (DDC)晶體管技術(shù) – 該公司的PowerShrink平臺組件之一 – 與半導(dǎo)體的尖端工藝,兩家公司已經(jīng)證實通過將CMOS晶體管臨界電壓(VT)的波動降低一半,576Kb的SRAM可在0.4伏附近正常工作。該項技術(shù)與現(xiàn)有設(shè)施匹配良好,包括現(xiàn)有的芯片系統(tǒng)(SoC)設(shè)計布局,設(shè)計架構(gòu)比如基體偏壓控制,以及制造工具。

              背景

              遵循微縮定律,在130nm技術(shù)結(jié)點CMOS電源供應(yīng)電壓逐步降低到大約1.0V。但是,盡管工藝技術(shù)已經(jīng)由 130nm繼續(xù)縮小到28nm,電源電壓卻還保持在1.0V左右的水平。由于動態(tài)功率與供應(yīng)電壓的平方成正比,能耗已經(jīng)成為CMOS技術(shù)的主要問題。電壓降低止步于130nm結(jié)點的原因是多處波動來源,包括隨機雜質(zhì)擾動(RDF)。RDF是器件及工藝波動的一種形式,由注入雜質(zhì)濃度或晶體管通道內(nèi)摻雜原子 的擾動引起。RDF導(dǎo)致同一芯片上不同晶體管的臨界電壓(VT)出現(xiàn)偏差。

              已見報道的兩種特殊結(jié)構(gòu)可以成功減小RDF:ETSOI和Tri-Gate – FinFET技術(shù)的一種。但是,這兩種技術(shù)都非常復(fù)雜,使得他們很難與現(xiàn)有設(shè)計和制造設(shè)施匹配。

              降低SRAM最低工作電壓

              對于大多數(shù)芯片,降低供應(yīng)電壓的限制來自于SRAM。如圖2所示,富士通半導(dǎo)體和SuVolta展示了在低至0.425V電壓下仍然能夠正常工作的SRAM模塊。由于SRAM是降低供應(yīng)電壓最大的挑戰(zhàn),該項成果意味著DDC將使得多種基于CMOS的電路在0.4V左右運作成為現(xiàn)實。

              總結(jié)與未來計劃

              DDC晶體管的工藝流程已經(jīng)成功建立。所制造的DDC晶體管顯示VT波動比基準(zhǔn)流程改善了50%,并且產(chǎn)出在0.425V電壓下仍能運作的SRAM,充分證明了DDC晶體管有能力將供應(yīng)電壓降低到0.4V左右。

              富士通半導(dǎo)體將發(fā)展這項技術(shù)并積極回應(yīng)客戶在消費電子產(chǎn)品,移動設(shè)備及其他領(lǐng)域?qū)τ诘凸?低電壓運行的要求。


            上一頁 1 2 下一頁

            關(guān)鍵詞: 富士通 SRAM

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉