在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 模擬技術 > 設計應用 > 用于高速ADC的串行接口

            用于高速ADC的串行接口

            作者:Alison Steer 時間:2011-10-28 來源:電子產品世界 收藏

              對于高速數(shù)據(jù)轉換器的串行接口來說,目前有兩種選擇:第一種選擇是串行時鐘-數(shù)據(jù)-幀()接口,該接口整合了串行化LVDS(低壓差分信號)數(shù)據(jù)流以及差分時鐘和幀時鐘,其中差分時鐘用于準確地收集數(shù)據(jù),幀時鐘用于建立數(shù)據(jù)采樣的邊沿。第二種選擇是采用標準,在該標準中,時鐘嵌入到Gbps級高速雙線串行數(shù)據(jù)流中。這兩種接口均有各自的優(yōu)缺點。由于用來驅動高速接口的電流模式邏輯對(CML)需要較大的功率,所以串行LVDS是實現(xiàn)功率較低且有大量通道的便攜式設計的首選。但是在串行LVDS不適用的場合,接口就可以發(fā)揮作用。

            本文引用地址:http://www.biyoush.com/article/125191.htm

              串行LVDS的優(yōu)勢

              串行LVDS輸出格式減少了和FPGA之間所需的數(shù)字I/O數(shù)量,節(jié)省了FPGA引腳、電路板面積和成本。此外,通過在數(shù)據(jù)轉換器上采用串行接口,數(shù)據(jù)轉換器所需的引腳數(shù)量也大大減少了,從而可實現(xiàn)尺寸小得多的封裝尺寸。這種優(yōu)勢在有多通道的設計中得到了充分的顯現(xiàn)。采用串行LVDS接口還是采用并行接口則取決于應用能否承受較大的功耗,以及FPGA是否有能力處理高速數(shù)據(jù)流。LTC2195是一款16位、125Msps雙通道,具串行LVDS輸出,每通道功耗僅為216mW。不過,與使用雙通道并行輸出版本LTC2185(參見圖1中的完整產品系列圖)相比,串行LVDS接口每通道多消耗31mW功率。這個16位高速系列提供了卓越的76.8dB基帶SNR性能以及90dB SFDR,同時在使用1.8V電源時,功耗非常低。

              

             

              圖1 凌力爾特的16位低功率、高速ADC系列

              就高速ADC而言,協(xié)調數(shù)據(jù)時鐘、幀時鐘和數(shù)據(jù)時,通常發(fā)送器和接收器均需要一個鎖相環(huán)(PLL),以正確協(xié)調數(shù)據(jù)時鐘。在GHz速率時,這種協(xié)調非常困難,而且數(shù)據(jù)傳輸速率主要受到接收器的限制。所以,在高于1GHz時,一般不采用這種6線串行發(fā)送方法,從而限制了ADC的速率或說限制了ADC的分辨率。



            關鍵詞: ADC CDF JESD204 201110

            評論


            相關推薦

            技術專區(qū)

            關閉