AXIe 技術(shù)標(biāo)準(zhǔn)
這些較寬的本地總線可以提供一個(gè)非??焖俚耐ǖ溃蓪⒏咚贁?shù)據(jù)移至相鄰數(shù)字信號(hào)處理模塊,從而在通過(guò) PCIe 背板將數(shù)據(jù)傳輸?shù)接?jì)算機(jī)之前對(duì)部分?jǐn)?shù)據(jù)進(jìn)行分流。這種模塊也可以用于實(shí)時(shí)生成數(shù)據(jù)并傳輸至相鄰數(shù)據(jù)生成模塊(例如任意波形發(fā)生器和數(shù)字碼型發(fā)生器)。
本文引用地址:http://www.biyoush.com/article/114477.htm測(cè)量完整性通常需要非常緊密和可重復(fù)的計(jì)時(shí)生成和精度。AXIe 系統(tǒng)已經(jīng)發(fā)展到可在模塊之間(通過(guò)總線觸發(fā)線或星型(徑向)觸發(fā)線)提供 100 MHz 的時(shí)鐘和計(jì)時(shí)信號(hào)。
最后,AXIe 標(biāo)準(zhǔn)還規(guī)定了模塊和系統(tǒng)元器件的電磁兼容性(EMC)標(biāo)準(zhǔn),這將有助于預(yù)防由于 AXIe 主機(jī)中的元器件的電磁干擾所導(dǎo)致的測(cè)量完整性問(wèn)題。例如建議規(guī)定最大模塊輻射,這將能夠?qū)撛谙噜從K的測(cè)試進(jìn)行設(shè)計(jì)和驗(yàn)證,以確保它們?cè)谳椛錀l件下符合測(cè)量標(biāo)準(zhǔn)。
總結(jié)
與 VXI 和 PXIe 總線技術(shù)相比,AXIe 可提供大電路板尺寸、功率輸出、高效散熱、高速靈活的數(shù)據(jù)通信架構(gòu),以及 AdvancedTCA 標(biāo)準(zhǔn)的靈活性,同時(shí)還能與 AdvancedTCA標(biāo)準(zhǔn)兼容。
主要特性包括:
1.面積為 900 平方厘米的模塊電路板。
2.18 至 62 個(gè)通道的本地總線可使相鄰模塊數(shù)據(jù)傳輸速率達(dá)到 600 Gbit/s。
3.低時(shí)延和高速 PCIe 總線使儀器至計(jì)算機(jī)間的數(shù)據(jù)傳輸速率達(dá)到 10 Gbit/s。
4.行業(yè)標(biāo)準(zhǔn)和靈活的 LAN 通信。
5.總線和徑向分布式計(jì)時(shí)和觸發(fā)可用于儀器同步。
AXIe 聯(lián)盟于 2010 年 6 月發(fā)布了 AXIe 1.0 基礎(chǔ)體系結(jié)構(gòu)標(biāo)準(zhǔn)和 AXIe 3.1 半導(dǎo)體測(cè)試擴(kuò)展標(biāo)準(zhǔn)。如欲了解這些標(biāo)準(zhǔn),請(qǐng)?jiān)L問(wèn) AXIe 網(wǎng)站:http://www.axiestandard.org/specifications.html
評(píng)論