在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 手機與無線通信 > 新品快遞 > 賽普拉斯推出吞吐量最高互連器件

            賽普拉斯推出吞吐量最高互連器件

            ——
            作者: 時間:2006-02-16 來源: 收藏
            新型FullFlexTM雙端口可提供高達250MHz的速度、
            72位的總線寬度、DDR能力和高達36Mb的緩沖區(qū)

            半導體公司(Cypress Semiconductor)于今天宣布推出當今世界最高的雙端口系列。這種FullFlexTM新型器件提供了36Gbps的最大,與性能最為接近的競爭產品相比高出了50%。它們是業(yè)界首批采用90nm工藝技術制造的器件,而且是那些需要進行高級處理的應用(例如:無線、圖像處理、儀表和SAN/WAN市場)的理想選擇。

            FullFlex器件既可以用作處理器間通信存儲器,也可以用作單處理器伴隨存儲器。當被用作伴隨存儲器時,該器件可提供36Gbps的專用存儲帶寬,而不受系統(tǒng)讀/寫比率的影響。當被用于處理器間通信時,其豐富的內置功能簡化了電路板設計,并為實現(xiàn)處理器之間的高帶寬數(shù)據(jù)傳輸創(chuàng)造了條件。

            公司數(shù)據(jù)通信部的產品市場經(jīng)理Sohin Chinoy說:“通過把雙端口的速度和與簡單存儲器的架構靈活性和可擴縮性結合起來,Cypress的FullFlex系列重新定義了雙端口互連器件的作用。由于該器件系列能夠輕松處理數(shù)據(jù)流,并允許將設計力量重新分配給項目的其他領域,因而在系統(tǒng)設計中提供了有形的價值?!?

            FullFlex器件的最大工作速度為250MHz,是業(yè)界最快的。該系列據(jù)稱是業(yè)界唯一的72位總線寬度雙端口器件系列,提供了與64位處理器的簡易互操作性,而且還包括36位和18位器件。新型FullFlex產品提供了高達36Mb的密度,并且是目前唯一具有雙倍數(shù)據(jù)速率(DDR)能力的雙端口互連器件,因此能夠在保持現(xiàn)有引腳數(shù)目不變的情況下實現(xiàn)系統(tǒng)吞吐量的倍增。

            公司數(shù)據(jù)通信部執(zhí)行副總裁Dinesh Ramanathan說:“Cypress在雙端口互連器件領域擁有屢創(chuàng)第一的歷史,并且,由于率先采用了90nm制造工藝,因而使這一歷史得以延續(xù)。FullFlex系列充分印證了Cypress做出的繼續(xù)致力于互連器件和緩沖存儲器市場的承諾,并標志著一個即將推出、令人興奮的產品線的首批產品的正式面市,旨在進一步服務于我們的客戶?!?

            FullFlex系列基于Cypress前幾代FLEX系列雙端口器件所取得的成功,它采取了一條占板面積兼容型過渡途徑。這使得從前的系統(tǒng)設計師能夠利用現(xiàn)今的豐富功能。FullFlex雙端口器件是利用Cypress的90nm工藝開發(fā)而成的,從而實現(xiàn)了較低的成本和較高的密度。這些器件在簡化設計(借助集成眾多新型功能的方法)的同時獲得了高速度和高吞吐量:

            • 可變阻抗匹配 —— 簡化了設計,并通過在I/O驅動器上自動執(zhí)行阻抗調節(jié)(以抵消環(huán)境變化的影響)的方法免除了采用多個阻抗匹配電阻器的需要。
            • 確定性存取控制 —— 通過在發(fā)生數(shù)據(jù)沖突的情況下提供受控的確定性反饋來縮短處理延遲并簡化系統(tǒng)的故障檢修。
            • 可選I/O標準 —— 可使設計師實現(xiàn)處理器與不同I/O信令標準的無縫連接,每個端口都支持3.3V LVTTL、2.5V/1.8V LVCMOS和1.4V至1.9V eHSTL。
            • 回波時鐘 —— 為出站數(shù)據(jù)提供伴隨參考時鐘,從而避免了由板上寄生效應所造成的數(shù)據(jù)捕獲延遲,并提高了工作效率。
            • DDR模式 —— 通過允許在上升沿和下降沿上對數(shù)據(jù)進行定時,使得給定總線寬度條件下的系統(tǒng)吞吐量倍增(也可把所需的總線寬度減半,以維持給定的吞吐量)。

            供貨和定價
                目前,密度范圍為36Mbit~0.5Mbit的FullFlex雙端口互連器件已開始供應樣片,預計將于2006年4月達產。采用484引腳PBGA封裝的FullFlex互連器件具有72位總線寬度,而采用256引腳FBGA封裝的FullFlex器件具有36位或18位總線寬度。它們可通過配置來提供36、18、9或4Gbps的最大吞吐量。以10000片為批量時,4Mb器件的起售單價低于50美元。


            評論


            相關推薦

            技術專區(qū)

            關閉