在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 多路同步串口的FPGA傳輸實現(xiàn)

            多路同步串口的FPGA傳輸實現(xiàn)

            —— Design of Multi-channel Synchronous Serial Transmission Based on FPGA
            作者:詹必勝 吳斌方 楊光友 湖北工業(yè)大學 時間:2010-03-02 來源:電子產品世界 收藏

              引言

            本文引用地址:http://www.biyoush.com/article/106466.htm

              隨著集成電路技術的發(fā)展,以及ARM以其體積小、速度快、功耗低、設計靈活、利于系統(tǒng)集成、擴展升級等優(yōu)點,被廣泛地應用于高速數(shù)字信號傳輸及數(shù)據(jù)處理,以++ARM的架構組成滿足實時性要求的高速數(shù)字處理系統(tǒng)已成為一種趨勢,本文主要研究在高速多路數(shù)據(jù)傳輸中的應用。

              系統(tǒng)結構

              在多路串行數(shù)據(jù)同時向ARM發(fā)送的系統(tǒng)中,因為數(shù)據(jù)通道有并行要求,應用FPGA硬件并行的特點,由FPGA并行接收多路數(shù)據(jù),經過緩沖后再發(fā)送至ARM進行數(shù)據(jù)的高級處理的方案,系統(tǒng)結構圖如圖1所示。

              如圖1所示,DSP傳輸8路串行數(shù)據(jù),每路數(shù)據(jù)速度為60kB/s,時鐘頻率為60MHz。即每秒60×32=1920kbps,由此可得FPGA向ARM發(fā)送數(shù)據(jù)帶寬為60×8×32=15.360Mbit/s。根據(jù)系統(tǒng)的這一要求,F(xiàn)PGA選用Altera 公司Cyclone2 ep2c5q208c8,此型號的FPGA擁有4608個邏輯單元,142個用戶引腳, 119808bit的內嵌RAM,以及2個內嵌PLL鎖相環(huán),資源豐富。

              FPGA處理模塊實現(xiàn)

              DSP的串口傳輸方式為同步串口,每組DSP串口有4個端口,分別為:clk,frame, data_a,data_b。數(shù)據(jù)端口有兩個,本例中只使能data_a,以下統(tǒng)一稱為data。


            上一頁 1 2 3 4 下一頁

            評論


            相關推薦

            技術專區(qū)

            關閉