在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 插值查找表:實現DSP功能的簡便方法

            插值查找表:實現DSP功能的簡便方法

            —— Interpolated Lookup Tables Simple Way to Implement a DSP Function
            作者:DanieleBagni 賽靈思公司DSP專家兼現場應用工程師 時間:2010-03-02 來源:電子產品世界 收藏

              如果數字信號處理器內核沒有您需要的確切功能,可使用(ILUT)來解決這一問題。

            本文引用地址:http://www.biyoush.com/article/106456.htm

              作為賽靈思的現場工程師,我常常問這樣的問題:我們是否能夠提供一款其功能可滿足客戶所有獨特設計要求的內核。有時候內核會太大,太小或者不夠快。有時,我們會開發(fā)一款能確切滿足客戶需求的內核,并迅速以CORE Generator商標推出。不過即便在這種情況下,客戶仍然想要一套特定的功能,而且刻不容緩。在這些情況下,我常常建議他們使用我們器件中的來定制他們的功能。

              查找表(LUT)實質上是一個存儲元件,能夠根據任何給定的輸入狀態(tài)組合,“查找”輸出,以確保每個輸入都有確切的輸出。采用LUT來實現DSP功能具有一些重大優(yōu)勢:

              ● 可用諸如MATLAB或Simulink等高抽象層編程語言改變LUT內容。

              ● 可以設計一項DSP功能來運行那些采用離散邏輯運算將極度困難的數學函數,比如y=log(x)、y=exp(x)、y=1/x、y=sin(x)等。

              ● LUT還可輕松執(zhí)行在可配置邏輯塊(CLB)芯片,以及嵌入式乘法單元或DSP48可編程乘法累加(MAC)單元方面可能要求過多FPGA資源的復雜數學函數。

              不過,以這種方式使用LUT當然也會存在一些弊端。當您使用LUT來實現DSP功能時,您必須使用塊RAM(BRAM)元件。若執(zhí)行函數y=sqrt(x)(其中x表示16位輸入,y表示18位輸出),每個變量則需要約64個18KB BRAM單元。如果,比如說,您的目標是實現小型化Spartan器件,或者您有太多的運算需要執(zhí)行,無法為每個變量省出64個BRAM單元,建議您放棄這種需要如此大量BRAM單元的方法,從系統(tǒng)架構的角度來看,這種方法代價太大。

              插值LUT方法不僅具有LUT方法在實現DSP功能時所帶來的各種優(yōu)勢,而且無需使用太多BRAM單元。采用這種方法,您可以使用來自容量較小的LUT(比如,1000字LUT)的連續(xù)輸出,線性地對其內插,以模擬更大容量的LUT。這樣,您就可以實現比1000字LUT更高的數值分辨率。此外,通過這種方法,僅需1個BRAM、1個嵌入式乘法器(或DSP48),以及少數幾個CLB芯片便可實施控制邏輯,因此LUT的使用成本變得更加合理化。而且,從信噪比的角度來看,其數值精度也是非常讓人滿意。

              當然,應用插值LUT(ILUT)方法需要一定的技巧。舉例來說,采用該方法執(zhí)行y=sqrt(x)函數時,可以清楚地顯示ILUT在空間占用、時序和數值精度方面的性能。我們先大致看一下這個示例,然后我再講解部分實例,說明如何使用這種方法來滿足客戶截然不同的需求,比如讓傳遞函數呈非線性的傳感器實現線性化,以及實施自適應有限脈沖響應(FIR)濾波器以消除合成孔徑雷達(SAR)圖像上的斑點噪聲。

              使用System Generator for DSP進行設計

              為在賽靈思FPGA上實施DPS算法,我借助了采用MathWorks Simulink基于模型設計方法的System Generator for DSP設計與綜合工具。System Generator得益于賽靈思在Simulink環(huán)境中的DSP模塊組,可自動調用CORE Generator為DSP構建塊生成高度優(yōu)化的網表。Simulink是一種雙精度浮點設計工具,而System Generator則是一款定點運算工具。不管怎樣,您只要將這兩種工具協同使用,就可以定義每個信號的總位數以及每個信號的二進制位置,從而在定點運算中巧妙處理分數。仿真結果周期精確、位真,因此您可以方便地將它們與MATLAB腳本或Simulink模塊生成的浮點參考值相比較,以檢查量化誤差。

            合成孔徑雷達相關文章:合成孔徑雷達原理

            上一頁 1 2 3 4 下一頁

            關鍵詞: Xilinx DSP 插值查找表

            評論


            相關推薦

            技術專區(qū)

            關閉